大家好,欢迎来到IT知识分享网。
1.将layout中的via,net,shape,line等所有信息都删掉,只保留器件封装信息。
2.在layout中执行file->export->.asc文件。
此处注意:
(1)文件名字可以有英文字母,数字,但不要有小数点,否则会提示“output file name cv5.1 is illegal”
(2)Format版本只能选择pads layout 9.3以下的。allegro16.5目前试的,只能转换pads layout 9.3以下的。当转换pads layout 9.3版本时会提示版本错误。
3.在allegro中,导入.asc文件。
执行file->import->CAD translators->PADS…
PADS ASCII input fil:.asc文件的存储路径。
Output design:自动与.asc文件同目录。
Options File:D:/Cadence/SPB_16.5/tools/pcb/bin/pads_in.ini。此目录为cadence的安装目录。
全部配置好后,点击Translate按钮,执行转换。转换为.brd文件。
4.将新的.brd文件打开。然后将所有器件保存到allegro的封装库中。
执行file->export->libraries->导出路径选择(所有选项勾选)->export。
5.有不完善的,自己手动修改。到此,完成转换。
免责声明:本站所有文章内容,图片,视频等均是来源于用户投稿和互联网及文摘转载整编而成,不代表本站观点,不承担相关法律责任。其著作权各归其原作者或其出版社所有。如发现本站有涉嫌抄袭侵权/违法违规的内容,侵犯到您的权益,请在线联系站长,一经查实,本站将立刻删除。 本文来自网络,若有侵权,请联系删除,如若转载,请注明出处:https://yundeesoft.com/25965.html